خبر عاجل  ندعم ترشيح الشيخ محمد بن زايد ... لجائزة «نوبل للسلام»
اليوم: الاحد 7 مارس 2021 , الساعة: 5:42 م


اعلانات
محرك البحث


العائلة المنطقية لل TTL منطق الترانزستور-ترانزستور TTL- Transistor Transistor Logic

آخر تحديث منذ 1 يوم و 6 ساعة 754 مشاهدة

اعلانات

عزيزي زائر الموقع تم إعداد وإختيار هذا الموضوع العائلة المنطقية لل TTL منطق الترانزستور-ترانزستور TTL- Transistor Transistor Logic فإن كان لديك ملاحظة او توجيه يمكنك مراسلتنا من خلال الخيارات الموجودة بالموضوع.. وكذلك يمكنك زيارة القسم وتصفح المواضيع المتنوعه... آخر تحديث للمعلومات بتاريخ اليوم 06/03/2021

منطق الترانزستور-ترانزستور TTL- Transistor Transistor Logic



TTL npn nand.svg Simplified sch atic of a two-input TTL ،NAND gate.


7400 Circuit.svg Standard TTL NAND, one of four in 7400

وهي العائلة الأكثر استخداما وتتضمن عائلات فرعية هي



  • - العائلة القياسية Standered TTL******

  • - العائلة المنخفضة قدرة كهربائية القدرة Low power TTL******

  • - العائلة عالية السرع TTL High speed TTL

  • - عائلة Shottky clamped TTL******

  • - عائلة الشوتكى مخفضة القدرة Low power Shottky



العائلة القياسية Standered TTL



الشكل التالى يوضح دارة بوابة وب بوابة NAND منفذة بتقنية عائلة TTL القياسية

- لمن أراد الشرح بالتفصيل فليحاول فهمها بنفسه أولا ثم يطرح علينا أفكاره قبل طلب الشرح المفصل



- تعمل الدارة بتغذية مصدر قدرة +5 فولت

- هذه الدارة لها زمن تأخير 10 نانو ثانية

- الفقد في قدرة كهربائية القدرة للبوابة 10 مللى واط وات

- أقصى تردد للعمل هو 35 ميجابايت ميجا هرتز .


العائلة منخفضة قدرة كهربائية القدرة Low power TTL



ودارة نفس بوابة وب البوابة (NAND) في هذه العائلة (المنخفضة القدرة) مشابهة لمثيلتها في العائلة السابقة (العائلة القياسية) ولكنها مختلفة في عدم وجود ثنائي أقطاب الثنائى CR1 كما أن قيم مقاومة (توضيح) المقاومات بها مختلفة وهي كالتالى

R1 40K

R2 20K

R3 12K

R4 500

ويكون ناتجا من هذا الاختلاف أن تيار كهربائي التيار المار أقل وفقد القدرة أقل.

وهذه العائلة الفرعية لها زمن تأخير 33 نانو ثانية ،

والفقد في القدرة للبوابة هو 1 مللى واط

وأقصى تردد هو 3 ميجابايت ميجا هرتز .


العائلة العالية السرعة High Speed TTL



وتم بناء هذه العائلة بإضافة زوج دارلينجتون Darlington - Q3/Q4 وتقليل قيم مقاومة (توضيح) المقاومات مما يسرع الانتقال من حالة منطقية إلى أخرى.

وفى هذه العائلة الفرعية لها زمن تأخير 6 نانو ثانية و قدرة كهربائية قدرة مفقودة بمقدار 022و0 واط وات في البوابة الواحدة وأقصى تردد يمكن العمل عليه هو 50 ميجابايت ميجا هرتز .


عائلة الربط بالشوتكى SCHOTTKY-Clamped TTL


وهي أخر العائلات الفرعية (تحت الTTL) ظهورا وهي أسرع من أى عائلة TTL أخرى وتختلف هذه العائلة الفرعية عن أى عائلة أخرى في الTTL في أنها تستخدم ترانزستور (توضيح) ترانزستور معدل حيث توصل قاعدة الترانزستور بمجمعه عن طريق موحد شوتكى (كما هو موضح بالشكل) ويعمل دايود الدايود على تحويل تيار القاعدة عندما يكون الترانزستور في حالة غلق الدائرة ON، وذلك حتى يمنعه من تخزين شحنة كهربائية الشحنات التي تبطئ من سرعته عندما يتحول من الحالة ON إلى حالة فتح الدائرة OFF. وهذا يسرع الأداء العام دارة للدارة مما يعطي بوابة وب للبوابة زمن انتقال يساوى 3 نانو ثانية ومعدل استهلاك قدرة كهربائية للقدرة 19 مللى واط وأقصى تردد يمكن العمل عليه هو 125 ميجابايت ميجا هرتز .





شاركنا رأيك

 
اعلانات
التعليقات

لم يعلق احد حتى الآن .. كن اول من يعلق بالضغط هنا

أقسام الموقع المتنوعة أوجدت لخدمة الزائر ليسهل عليه تصفح الموقع بسلاسة وأخذ المعلومات تصفح هذا الموضوع العائلة المنطقية لل TTL منطق الترانزستور-ترانزستور TTL- Transistor Transistor Logic ويمكنك مراسلتنا في حال الملاحظات او التعديل او الإضافة او طلب حذف الموضوع ...آخر تعديل اليوم 06/03/2021



موضوعات شبكة نيرمي
اعلانات تهمك
اخر المشاهدات
الجديد
الأكثر قراءة
الاكثر قراءة وتفاعل
اخبار لم تشاهدها من قبل